AT91SAM9G45C-CU Microprocessores MPU BGA Viridis IND TEMP MRL C
♠ Descriptio Producti
Attributum Producti | Valor Attributi |
Fabricator: | Microcip |
Categoria Producti: | Microprocessores - MPU |
RoHS: | Detalia |
Modus Montandi: | SMD/SMT |
Sarcina / Capsa: | BGA-324 |
Series: | SAM9G45 |
Nucleus: | ARM926EJ-S |
Numerus Nucleorum: | 1 Nucleus |
Latitudo Bus Datorum: | 32 bit/16 bit |
Frequentia Horologii Maxima: | 400 MHz |
Memoria Instructionum Cache L1: | 32 kB |
Memoria Datorum Cessandi L1: | 32 kB |
Tensio Alimentationis Operativae: | 1 V |
Temperatura Operativa Minima: | - 40°C |
Temperatura Maxima Operativa: | +85°C |
Involucrum: | Ferculum |
Marca: | Technologia Microcip / Atmel |
Magnitudo Memoriae Memoriae Datorum: | 64 kB |
Magnitudo ROM datorum: | 64 kB |
Tensio I/O: | 1.8 V, 3.3 V |
Typus Interfaciei: | I2C, SPI |
Humoribus Sensibilis: | Ita |
Numerus Temporatorum/Numeratorum: | Duo Temporatores |
Typus Producti: | Microprocessores - MPU |
Quantitas Sarcinae Fabricae: | 126 |
Subcategoria: | Microprocessores - MPU |
Pondus Unitarium: | 0.059966 unciae |
♠ SAM9G45 Atmel | MPU inclusa in ARM SMART
Microprocessor inclusi (eMPU) SAM9G45, in Atmel ® | SMART ARM926EJ-S™ fundatus, coniunctionem saepe requisitam functionum interfaciei usoris et connectivitatis celeris datorum, inter quas moderator LCD, tactus resistivi, interfacies camerae, sonus, Ethernet 10/100, et USB celeris ac SDIO, praebet. Cum processore ad 400 MHz operante et multis periphericis celeritatis datorum plus quam 100 Mbps, SAM9G45 sufficientem efficaciam et latitudinem transmissionis reti vel mediis repositionis localibus praebet.
SAM9G45 eMPU interfacies memoriae DDR2 et NAND Flash ad programmata et data conservanda sustinet. Architectura interna bus multistrata 133 MHz cum 37 canalibus DMA coniuncta, interfacie bus externa duplici et memoria distributa, incluso SRAM 64 Kbyte quae ut memoria arcte coniuncta (TCM) configurari potest, latitudinem transmissionis magnam a processore et periphericis celeribus requisitam sustinet.
Generator Numerorum Fortuiti Verus ad clavium generationem et protocolla permutationis inclusus est.
Inputs/Outputs (I/Os) operationem 1.8V vel 3.3V sustinent, quae separatim pro interfacie memoriae et I/Os periphericas configurari possunt. Haec factura omnino necessitatem mutatorum graduum externorum tollit. Praeterea, involucrum globosum 0.8 mm ad fabricationem PCB vilis sumptus sustinet.
Moderator administrationis potentiae SAM9G45 praebet efficientem regulationem horologii et partem subsidiariam energiae quae consumptionem potentiae in modis activis et otiosis minuit.
Processorius ARM® Thumb® ARM926EJ-S 400 MHz
̶ 32 Kbytes Data Cache, 32 Kbytes Instructio Cache, MMU
Memoriae
̶ Moderator DDR2 DDR2/LPDDR quattuor cellarum, SDRAM/LPSDR
̶ Interfacies Bus Externa DDR2/LPDDR quattuor cellarum, SDRAM/LPSDR, memorias staticas, CompactFlash®, SLC NAND Flash cum ECC sustinens.
̶ 64 Kbytes memoriae internae SRAM, accessus uno cyclo ad celeritatem systematis vel celeritatem processoris per interfaciem TCM
Memoria interna 64 Kbytorum (ROM), cum functione "bootstrap" inclusa.
Peripherica
̶ Moderator LCD (LCDC) monitores STN et TFT usque ad 1280*860 sustinens
̶ ITU-R BT. 601/656 Image Sensor Interface (ISI)
Duplex Hospes USB Celeris et Instrumentum USB Celeris cum Transceptoribus In-Chip
Moderator MAC Ethernet 10/100 Mbps (EMAC)
Duo hospites schedae memoriae celeris (SDIO, SDCard, e.MMC et CE ATA)
̶ Moderator AC'97 (AC97C)
Duae Interfacies Periphericae Seriales Magistri/Servi (SPI)
Duo Temporatores/Numeratores (TC) trium canalium 16-bit
Duo Moderatores Seriales Synchroni (Modus I2S)
̶ Moderator PWM quattuor canalium 16-bit
̶ Duae Interfacies Bifilares (TWI)
Quattuor USART cum modis ISO7816, IrDA, Manchester et SPI; una Unitas Debug (DBGU)
ADC octo canalium decem-bitorum cum auxilio tactus quattuor filorum
̶ Registra Scribendi Protecta
Cryptographia
Generator Numerorum Verorum Fortuitorum (TRNG)
Systema
Matrix Bus AHB duodecim stratis 32-bit 133 MHz
̶ 37 canales DMA
̶ Incipere ex memoria NAND, scheda SD, memoria DataFlash vel memoria DataFlash seriali
̶ Moderator Restitutionis (RSTC) cum Restitutione Potestatis Incorporata
Oscillatores Crystallini 32768 Hz parvae potentiae et 12 MHz selectabiles
Oscillator RC internus parvae potentiae 32 kHz
̶ Unum PLL pro systemate et unum PLL 480 MHz ad USB Altae Celeritatis aptatum.
Duo Signa Horologii Externa Programmabilia
̶ Moderator Interruptionis Provectus (AIC)
Temporarium Intervalli Periodici (PIT), Temporarium Custodis (WDT), Temporarium Temporis Realis (RTT) et Horologium Temporis Realis (RTC)
I/O
Quinque Moderatores Input/Output Paralleli 32-bit
̶ 160 lineae inscriptionum/extractionum programmabiles multiplexae cum usque ad duabus inscriptionibus/extractionibus peripheralibus cum inputu impulsivo Schmitt
Sarcina
̶ TFBGA 324-sphaerorum – 15 × 15 × 1.2 mm, spatium 0.8 mm