Circuitus integrati Ethernet KSZ8895MQXI, commutator administratus 5 portuum 10/100 cum MII RMII
♠ Descriptio Producti
Attributum Producti | Valor Attributi |
Fabricator: | Microcip |
Categoria Producti: | Circuiti Integrati Ethernet |
RoHS: | Detalia |
Modus Montandi: | SMD/SMT |
Sarcina / Capsa: | PQFP-128 |
Productum: | Commutatores Ethernet |
Norma: | 10BASE-T, 100BASE-TX |
Numerus Transceptorum: | 5 Transceptor |
Frequentia Datorum: | 10 Mb/s, 100 Mb/s |
Typus Interfaciei: | Wire, I2C, MDI, MDI-X, MII, MIIM, RMII, SMI, SPI |
Tensio Alimentationis Operativae: | 3.3 V |
Temperatura Operativa Minima: | - 40°C |
Temperatura Maxima Operativa: | +85°C |
Series: | KSZ8895 |
Involucrum: | Ferculum |
Marca: | Technologia Microcip / Atmel |
Instrumentum Evolutionis: | KSZ8895MQX-EVAL |
Duplex: | Plenum-Duplex, Semi-Duplex |
Humoribus Sensibilis: | Ita |
Typus Producti: | Circuiti Integrati Ethernet |
Quantitas Sarcinae Fabricae: | 66 |
Subcategoria: | Circuiti Integrati Communicationis et Retium |
Currens Copiae - Maximus: | 86 mA, 107 mA |
Tensio Alimentaria - Maxima: | 3.3 V |
Tensio Alimentaria - Minimum: | 1.8 V |
Pondus Unitarium: | 0.031394 unciae |
♠ Commutator Ethernet integratus quinque portuum 10/100 administratus cum interfacie MII/RMII
KSZ8895MQX/RQX/FQX/MLX est commutator quinque portuum, summe integratus, administratus Strato 2, multis notis praeditus ad sumptus systematis reducendos. Destinatus systematibus commutatorum quinque portuum 10/100Mbps sumptibus sensibilibus cum parva energiae consumptione, terminatione in chip, et moderatoribus energiae internis, latitudinem memoriae altae efficacitatis et telam commutatorum memoriae communis fundatam cum configuratione non-obstruente sustinet. Eius ampla notis comprehendit administrationem energiae, limitem celeritatis programmabilem et rationem prioritatis, VLAN fundatam in inscriptionibus/portu, filtrationem fasciculorum, priorizationem QoS quattuor ordinum, interfaces administrationis, et numeratores MIB. Familia KSZ8895 multiplices interfaces datorum CPU praebet ad efficaciter tractandas applicationes Ethernet celeres tam praesentes quam emergentes cum Portus 5 configuratus est ad separandum MAC5 cum SW5-MII/RMII et PHY5 cum interfaces P5-MII/RMII.
Familia KSZ8895 tres configurationes offert, flexibilitatem praebens ad requisita varia implenda:
• KSZ8895MQX/MLX: Quinque transceptores 10/100Base-T/TX, unus SW5-MII, et una interfacies P5-MII.
• KSZ8895RQX: Quinque transceptores 10/100Base-T/TX, unus SW5-RMII, et una interfacies P5-RMII.
• KSZ8895FQX: Quattuor transceptores 10/100Base-T/TX in portibus 1, 2, 3, et 5 (portus 3 in modum fibrae poni potest). Unus transceptor 100Base-FX in portu 4. Una interfacies SW5-MII et Una P5-MII.
Omnia registra unitatum MAC et PHY per interfaciem SPI vel SMI administrari possunt. Registra MIIM per interfaciem MDC/MDIO accedi potest. EEPROM omnia registra moderandi ad modum non administratum configurare potest.
KSZ8895MQX/RQX/FQX in involucro PQFP 128-clavorum praesto sunt. KSZ8895MLX in involucro LQFP 128-clavorum praesto est.
Proprietates Commutationis Provectiores
• Subsidium VLAN IEEE 802.1q usque ad 128 Greges VLAN Activos (4096 Identificationum VLAN Plenae Seriei)
• Tabula MAC statica usque ad 32 inscriptiones sustinet
• Optiones VLAN ID Tag/Sine Tag, Per Portum
• Insertio vel remotio notae IEEE 802.1p/q pro singulis portibus secundum portum ingressus (egressus)
• Limitatio Rationis Programmabile ad Ingressum et Egressum pro Singulis Portubus
• Subsidium Limitationis Frequentiae Secundum Sine Trepidatione Per Fasciculum
• Praesidium contra Procellas Diffusas cum Moderatione Percentuali (Globaliter et Per Portum Basis)
• IEEE 802.1d Protocollum Arboris Expansionis Rapidae (RSTP) Sustentat
• Modus Tail Tag (1 Byte Additus Ante FCS) Sustentatio ad Portum 5 ad Processorium Indicandum Qui Portus Ingressus Fasciculum Accipit
• Latitudo Frequentiae Memoriae Altae Perfunctionis 1.4 Gbps et Tela Commutatoria Fundata in Memoria Communi cum Configuratione Omnino Non-Obstruente
• MII duplex cum MAC 5 et PHY 5 in Portu 5, SW5-MII/RMII pro MAC 5 et P5-MII/RMII pro PHY 5
• Optionem Activare/Inactivare pro Magnitudine Imaginum Ingenti usque ad 2000 Bytes Per Imaginum
• IGMP v1/v2 Snooping (IPv4) Sustentatio ad Filtrationem Fasciculorum Multicast
• Subsidium QoS IPv4/IPv6
• Inscriptionem Unicast/Multicast Ignotam et Filtrationem Fasciculorum VID Ignotorum Sustentat
• Filtratio Auto-Inscriptionis
Accessus Comprehensivus ad Registrum Configurationis
• Interfacies Administrationis Serialis (MDC/MDIO) ad Omnia Registra PHYs et Interfacies SMI (MDC/MDIO) ad Omnia Registra
• SPI celeritatis altae (usque ad 25 MHz) et interfacies magistralis I2C ad omnia registra interna
• Vinculatio Clavorum I/O et EEPROM ad Registros Selectivos in Modo Commutationis Non Administrato Programmandos
• Registra Moderationis Configurabilia in Motu (PortPriority, 802.1p/d/q, AN…) Sustentatio Priorisationis Fasciculorum QoS/CoS
• Per Portum, 802.1p et DiffServ-Fundatum
• Selectio Prioritatis QoS 1/2/4-Ordinis
• Ordo Aequus Ponderatus Programmatus ad Rationem Moderandam
• Reconfiguratio Campi Prioritatis 802.1p pro Portibus
Commutator Ethernet 10/100 Integratus 5-Portuum
• Commutator Novae Generationis cum Quinque MAC et Quinque PHY quae plene cum Norma IEEE 802.3u congruunt
• PHYs cum technologia Mixta Signalia Augmentata et Patentata Designatae
• Textura Commutationis Non-Obstruens Celerem Fasciculorum Traditionem Praestat Utiendo Tabula Inquisitionis Inscriptionum MAC 1K et Architectura Conservationis et Transmissionis
• Memoria 64Kbyte in Microprocessore ad Imagines Intermedias (Non Communicata cum Tabula Inscriptionum Unicast 1K)
• Imperium Fluxus IEEE 802.3x Plenum-Duplex (PAUSA) cum Optione Modi Coacti
• Imperium Fluxus Pressionis Retroversae Semi-Duplex
• HP Auto MDI/MDI-X et IEEE Auto Crossover Subsidium
• Interfacies SW-MII et modum MAC et modum PHY sustinet
• Interfacies Serialis Retialis Septem Filorum (SNI) Sustentatio pro MAC Legacy
• Indicatores LED per portum pro nexu, actione, et celeritate 10/100
• Subsidium Status Portus Registrandi pro Nexus, Activitate, Duplex Pleno/Semi-Duplex et Celeritate 10/100
• Facultates Diagnosticae Funis LinkMD®
• Terminationes in Microprocessore et Technologia Polarizationis Internae ad Sumptus Reducendos et Consumptionem Energiae Minimam
Proprietates Monitoriae Commutatorum
• Imago/Monitoratio/Olfactatio Portuum: Ingressus et/vel Egressus Trafficus ad Quemlibet Portum vel MII
• Numeratores MIB ad collectionem statisticarum plene congruentium; 34 Numeratores MIB per portum
• Auxilium Loopback pro MAC, PHY, et Diagnostica Remota Defectus
• Interruptio pro Mutatione Nexus in Quibuslibet Portubus; Dissipatio Parvae Potentiae
• Exclusio Potentiae Instrumentorum Totius Microprocessoris
• Extinctio programmatum totius microprocessoris et extinctio programmatum per portum
• Modus Detectionis Energiae Sustinet Consumptionem Energiae Pleni Microprocessorii <100 mW Cum Omnibus Portubus Nulla Activitate Est
• Consumptio Energiae Integralis Microprocessoris Perquam Infima (<0.5W) in Solum 5-Portuum, sine Consumptione Energiae Addita in Transformatoribus
• Functio Clausurae Arboris Horologii Dynamicae
• Tensiones: Singula Alimentatio 3.3V cum VDDIO 3.3V et Regulatore Interno LDO 1.2V Activato, vel Solutio Externa LDO 1.2V
- Analogicum VDDAT 3.3V Solum
- VDDIO sustinet 3.3V, 2.5V, et 1.8V
- Potentia nuclei humilis 1.2V
• Temperaturae Commercialis: 0°C ad +70°C
• Temperaturae Industrialis: –40°C ad +85°C
• Praesto in involucris sine plumbo, PQFP 128-pinorum et LQFP 128-pinorum
• Typicum
• Telephonum VoIP
• Arca Decoder/Ludorum
• Imperium Industriale
• IPTV POF
• Porta Residentiae SOHO
• Porta Latae Fasciae/Murus Ignis/VPN
• Modem DSL/Funeum Integratum
• Punctum Accessus LAN Sine Filo + Porta
• Commutator 5-Portus 10/100 Independentis